| Санкт-Петербургский политехнический университет Петра Великого |
|----------------------------------------------------------------|
| Институт компьютерных наук и кибербезопасности                 |
| Высшая школа компьютерных технологий и информационных систем   |

# Отчёт по лабораторной работе Lab\_MS\_SV\_2

Дисциплина: Автоматизация проектирования дискретных устройств (на английском языке)

| Выполнил студент гр. 5130901/10101 _ |           | М.Т. Непомнящий |
|--------------------------------------|-----------|-----------------|
|                                      | (подпись) |                 |
| Руководит                            | сель      | А.А. Федотов    |
| •                                    | (подпись  | )               |

Санкт-Петербург 2023

## Оглавление

| 1. | Зада | ание                                    | 4  |
|----|------|-----------------------------------------|----|
|    |      | решения                                 |    |
| 2. | .1.  | Создание модулей на языке SystemVerilog | 6  |
| 2. | .2.  | Создание теста                          | 8  |
| 2. | .3.  | Отладка устройства                      | 10 |
| 2. | .4.  | Настройка SignalTap                     | 12 |
| 2. | .5.  | Тестирование на плате                   | 16 |
| 3. | Выв  | зол                                     | 17 |

# Список иллюстраций

| Рис. 1 – Схема работы конечного автомата                                                                      | 4  |
|---------------------------------------------------------------------------------------------------------------|----|
| Рис. 2 – Листинг кода с описанием модуля lab_MS_SV2                                                           | 6  |
| Рис. 3 – Листинг кода с описанием конечного автомата                                                          | 6  |
| Рис. 4 – Листинг кода с описанием счётчика на 100 единиц                                                      | 7  |
| Рис. 5 – Структура модуля lab_MS_SV2 в RTL Viewer                                                             | 8  |
| Рис. 6-7 – Листинг файла tb_lab_MS_SV2.sv                                                                     | 8  |
| Рис. 8 – Симуляция проекта в ModelSim (полный вид)                                                            | 9  |
| Рис. 9 – Переход disarmed $\rightarrow$ alarm (0–200 ns)                                                      |    |
| Рис. $10$ – Переход armed $\rightarrow$ disarmed $\rightarrow$ armed $\rightarrow$ wait delay (200–400 ns)    | 9  |
| Рис. 11 – Переход wait delay $\rightarrow$ disarmed $\rightarrow$ armed $\rightarrow$ wait delay (400–600 ns) |    |
| Рис. 12 – Переход wait delay $\rightarrow$ alarm $\rightarrow$ disarmed $\rightarrow$ armed (1.5–1.7 us)      | 9  |
| Рис. 13 – Листинг файла db_lab_MS_SV2.sv с кодом отладки                                                      | 10 |
| Рис. 14 – Структура модуля db_lab_MS_SV2 в RTL Viewer                                                         | 10 |
| Рис. 15 – .sdc файл с временными требованиями к проекту                                                       | 11 |
| Рис. 16 – Временные характеристики устройства                                                                 | 11 |
| Рис. 17 – Настройки окна Signal Tap II                                                                        | 12 |
| Рис. 18 – Мнемоническая таблица состояний                                                                     | 12 |
| Рис. 19 – Окно Signal Tab II: запуск изначального состояния disarmed                                          | 13 |
| Рис. 20 – Окно Signal Tab II: disarmed → armed                                                                |    |
| Рис. 21 – Окно Signal Tab II: armed → disarmed                                                                | 13 |
| Рис. 22 – Окно Signal Tab II: armed → wait_delay → alarm (front_door)                                         | 14 |
| Рис. 23 – Окно Signal Tab II: armed → wait_delay → alarm (resr_door)                                          | 14 |
| Рис. 24 – Окно Signal Tab II: armed → wait_delay → alarm (window)                                             | 14 |
| Рис. 25 – Окно Signal Tab II: возврат в исходное состояние disarmed                                           | 15 |
| Рис. 27 – Листинг файла impl_lab_MS_SV.sv                                                                     | 16 |
| Рис. 28 – Структура модуля impl_lab_MS_SV2 в RTL Viewer                                                       | 17 |

#### 1. Задание

В ходе лабораторной работы необходимо:

- 1) Разработать модуль lab\_MS\_SV2 на языке SystemVerilog, добавив вход ENA и формирователь задержки в 100 тактов.
- 2) Создать тест tb lab MS SV2 для проверки lab MS SV2 в ModelSim.
- 3) В Quartus создать модуль SP\_unit с возможностью задания управляющих сигналов для lab MS SV2 через IP модуль In-System Source and Probe.
- 4) Разработать модуль верхнего уровня db\_lab\_MS\_SV2, содержащий lab\_MS\_SV2 и SP unit, с входом CLK, подключенным к тактовому сигналу на плате.
- 5) Настроить логический анализатор для db\_lab\_MS\_SV2 с условиями триггера keypad[3:0] = 1100 и одновременно активными сенсорами = 1.
- 6) Провести проверку работы db\_lab\_MS\_SV2 на плате.
- 7) Разработать модуль impl\_lab\_MS\_SV2, включающий lab\_MS\_SV2 и счетчикделитель, соединенный с ENA. Подключить все входы к переключателям платы и добавить по 2 последовательных регистра на каждом входе. Подключить выходы к светодиодам.

Реализовать impl\_lab\_MS\_SV2 на плате, проверить его работу и предоставить демонстрацию преподавателю.



Рис. 1 – Схема работы конечного автомата

#### Входы:

- CLK вход тактового сигнал.
- reset вход синхронного сброса (активный уровень -1).
- keypad[3:0] код 4-бита: включение системы код 0011; выключение системы код 1100.

- sensors[2:0] вход сенсоров (3-бита):
- front door входная дверь.
- rear door задняя дверь.
- window окно.

Если любой из трех входов становится равен 1 (т. е. «открыт»), то сигнализация должна сработать через время, задаваемое задержкой в 100 тактов сигнала СLК.

#### Выходы:

alarm siren – единица на выходе означает срабатывание сигнализации.

is\_armed – единица на выходе означает, что система находится во включенном состоянии.

is\_wait\_delay — единица на выходе означает, что система находится в режиме ожидания. (ожидание 100 тактов сигнала СLК от момента срабатывания сенсоров.)

Табл. 1 – Описание переходов по рёбрам внутри графа

| Ребро             | Переход                   | Описание                      |
|-------------------|---------------------------|-------------------------------|
| keypad            | disarmed -> alarm         | Введен код тревоги            |
| alarm             | alarm -> armed            | Система активирована          |
| is_armed          | armed -> wait_delay       | Начался период задержки       |
| count_done        | wait_delay -> alarm_siren | Сирена начинает звучать       |
| sensors           | disarmed -> alarm         | Сработало охранное устройство |
| reset             | alarm -> disarmed         | Система деактивирована        |
| keypad != 4'b1100 | armed -> disarmed         | Неверный код                  |
| keypad == 4'b1100 | disarmed -> armed         | Код активации                 |
| keypad == 4'b0011 | alarm -> disarmed         | Код деактивации               |
| sensors != 3'b000 | disarmed -> alarm         | Сработало несколько устройств |
| clk               | all -> all                | Синхронизация работы системы  |

### 2. Ход решения

### 2.1. Создание модулей на языке SystemVerilog

Создадим модуль lab\_MS\_SV2, задав входы и выходы типом данных bit, который позволит не думать о том, какой тип нужен net или variables (используем bit, а не logic, т. к. в этом случае получим выигнрыш в скорости работы):

```
timescale 1ns / 1ns
module lab_MS_SV2 (
  input bit input bit input bit
                     front_door,
                     rear_door,
                     window.
  input bit input bit
                     reset,
  input bit ENA, input bit [3:0] keypad,
                    alarm_siren,
  output bit
  output bit
                      is_armed,
  output bit
                     is_wait_delay
endmodule
```

Рис. 2 – Листинг кода с описанием модуля lab\_MS\_SV2

Теперь на языке SystemVerilog опишем конечный автомат, изображённый на рис. 1. Для удобства воспользуемся табл. 1 с описанием переходов по рёбрам графов:

```
lab5 - lab_MS_SV2.sv
enum bit [1:0] { disarmed, armed, wait_delay, alarm } curr_state, next_state;
bit [2:0] sensors;
assign sensors = {front_door, rear_door, window};
always_ff @(posedge clk) begin : go_to_next_state
  if (ENA)
    if (reset) curr_state = disarmed;
    else curr_state <= next_state;</pre>
always_comb begin : get_next_state
     if (keypad == 4'b0011) next_state = armed;
      else next_state = curr_state;
      if (sensors != 3'b000) next_state = wait_delay;
      else if (keypad == 4'b1100) next_state = disarmed;
      else next_state = curr_state;
    wait_delay:
      if (count_done == 1'b1) next_state = alarm;
      else if (keypad == 4'b1100) next_state = disarmed;
      else next_state = curr_state;
    alarm:
      if (keypad == 4'b1100) next_state = disarmed;
      else next_state = curr_state;
end
always ff @(posedge clk) begin : set output
  if (ENA)
    if (reset) {is_armed, is_wait_delay, alarm_siren} <= 1'b0;</pre>
    else begin
      is_armed
                    <= (curr_state == armed);
      is_wait_delay <= (curr_state == wait_delay);</pre>
      alarm_siren <= (curr_state == alarm);</pre>
```

Рис. 3 – Листинг кода с описанием конечного автомата

Убедиться в правильности описания конечного автомата можно воспользовавшись средствами State Machine Viewer:



Добавим описание счётчика, который будет отсчитывать время между срабатыванием сенсора и сигналом тревоги:

```
parameter delay_val = 100;

bit start_count, count_done;
bit [6:0] delay_cntr = 0;

... // description of the finite state machine

assign start_count = ((curr_state == armed) && (sensors != 3'b000));

always_ff @(posedge clk) begin : counter_alarm
if (ENA)

if (reset) delay_cntr <= 0;
else if (start_count) delay_cntr <= delay_val - 1'b1;
else if (curr_state != wait_delay) delay_cntr <= 1'b0;
else if (delay_cntr != 0) delay_cntr <= delay_cntr - 1'b1;
end

assign count_done = (delay_cntr == 0);
```

Рис. 4 – Листинг кода с описанием счётчика на 100 единиц

Таким образом, был создан код, который представляет собой конечный автомат для системы безопасности (lab\_MS\_SV2). Модуль принимает входные сигналы, такие как состояние дверей и окон, тактовый сигнал (clk), сигнал сброса (reset), разрешение работы автомата (ENA), и ввод с клавиатуры (keypad). Код реализует логику перехода между состояниями (disarmed, armed, wait\_delay, alarm) в зависимости от текущего состояния и внешних сигналов.

В каждом такте происходит определение следующего состояния (next\_state) на основе текущего состояния (curr\_state) и входных сигналов. Выходы системы, такие как сирена (alarm\_siren), состояние вооружения (is\_armed), и ожидание задержки (is\_wait\_delay), устанавливаются в соответствии с текущим состоянием. Дополнительно, реализован счетчик задержки, который активируется в определенных условиях.

Таким образом, код обеспечивает функциональность системы безопасности, реагируя на внешние события и управляя своим состоянием в соответствии с заданным алгоритмом.

Структура данного модуля выглядит следующим образом:



Рис. 5 – Структура модуля lab\_MS\_SV2 в RTL Viewer

#### 2.2. Создание теста

На языке SystemVerilog напишем файл с тестом первого рода для созданного выше конечного автомата (рис. 3, табл. 1):

```
to wait_delay
               lab5 - tb_lab_MS_SV2.sv
                                                                                         front door <= 1'b1:
                                                                                         #PERIOD;
                                                                                         iterate_keypad(4'b1100);
`timescale 1ns / 1ns
module tb_lab_MS_SV2;
                                                                                         front door <= 1'b0;
 parameter PERIOD = 10;
bit front_door = 0;
                                                                                                     <= 4'b1100;
                                                                                        keypad
#PERIOD;
             rear_door = 0;
             window = 0:
                                                                                        keypad <= 4'b0011;
             clk = 0;
                                                                                         #PERIOD;
             reset = 0;
                                                                                         rear_door <= 1'b1;
  bit [3:0] keypad = 0;
                                                                                        #PERIOD;
              alarm siren;
              is_armed;
                                                                                        rear_door <= 1'b0;
             is_wait_delay;
                                                                                        #(100 * PERIOD);
iterate_keypad(4'b1100);
  initial forever #(PERIOD / 2) clk = ~clk;
                                                                                         keypad <= 4'b1100;
  lab_MS_SV2 u_lab_MS_SV2 (.*);
                                                                                        keypad <= 4'b0011;
  task iterate_keypad(input int avoid_value);
for (int i = 0; i < 16; i++) begin</pre>
                                                                                         #PERIOD;
       if (i == avoid_value) continue;
                                                                                         window <= 1'b1;
      keypad <= i;
                                                                                         #PERIOD;
      #(PERIOD):
                                                                                        // reset to disarmed
reset <= 1'b1;</pre>
                                                                                         #PERIOD;
  initial begin
   ENA = 1;
reset = 0;
                                                                                        keypad <= 4'b0011;
                                                                                         #PERIOD;
    #PERIOD;
                                                                                        // to wait_delay
front_door <= 1'b1;</pre>
       state disarmed
    iterate_keypad(4'b0011);
                                                                                        rear_door <= 1'b1;
window <= 1'b1;
                                                                                         #PERIOD;
    iterate_keypad(4'b1100);
                                                                                        $stop;
    keypad <= 4'b1100;
    #PERIOD;
    keypad <= 4'b0011;
     #PERIOD;
```

Рис. 6-7 – Листинг файла tb lab MS SV2.sv

Выполним моделирование в ModelSim:



Рис. 8 – Симуляция проекта в ModelSim (полный вид)

Поскольку происходит большое количество переходов, на одном рисунке сложно показать сразу их все, поэтому приблизим те фрагменты, где происходят переходы отдельно:



Рис. 9 – Переход disarmed  $\rightarrow$  alarm (0–200 ns)



Рис.  $10 - \Pi$ ереход armed  $\rightarrow$  disarmed  $\rightarrow$  armed  $\rightarrow$ wait delay (200–400 ns)



Рис. 11 – Переход wait delay  $\rightarrow$  disarmed  $\rightarrow$  armed  $\rightarrow$ wait delay (400–600 ns)

Далее, до примерно 1.5 us никаких изменений не происходит, поэтомй рассмотрим сразу следующий переход:



Рис. 12 – Переход wait delay  $\rightarrow$  alarm  $\rightarrow$  disarmed  $\rightarrow$  armed (1.5–1.7 us)

Из приведённых выше скриншотов временной диаграммы видно, что тестовый модуль успешно проходит через все состояния конечного автомата, описанных в задании.

## 2.3. Отладка устройства

Для отладки устройства создадим и настроим ISSPE модуль. Также необходимо создать файл верхнего уровня для отладки. Структура модуля для отладки приведена на рис. 12 ниже:

```
lab5 - db_lab_MS_SV2.sv
module db_lab_MS_SV2 (
 (* altera_attribute = "-name IO_STANDARD \"3.3-V LVCMOS\"", chip_pin = "23" *)
  input CLK
           front_door = 0;
           rear_door = 0;
           window = 0;
 bit [3:0] keypad = 0;
           alarm_siren;
           is_armed;
           is_wait_delay;
  lab_MS_SV2 u_lab_MS_SV2 (
 SP_unit u_SP_unit (
   .source ({front_door, rear_door, window, reset, ENA, keypad}),
   .source_clk(CLK)
endmodule
```

Рис. 13 – Листинг файла db lab MS SV2.sv с кодом отладки

Его структура в RTL Viewer выглядит следующим образом:



Рис. 14 – Структура модуля db lab MS SV2 в RTL Viewer

Создадим .sdc файл с требованиями к тактовому сигналу:

# 1 create\_clock -name {clk} -period 40.000 [get\_ports {clk}] 2 derive\_clock\_uncertainty

Рис. 15 – .sdc файл с временными требованиями к проекту

После компиляции посмотрим на временные характеристики модели:

| • | < <filter>&gt;</filter> |                 |              |  |
|---|-------------------------|-----------------|--------------|--|
|   | Fmax                    | Restricted Fmax | Clock Name   |  |
| 1 | 72.08 MHz               | 72.08 MHz       | alteraed_tck |  |
| 2 | 145.84 MHz              | 145.84 MHz      | clk          |  |

Рис. 16 – Временные характеристики устройства

## 2.4. Настройка SignalTap

Для отображения выводов конечного автомата создадим мнемоническую. Зададим следующие настройки Signal Tap II:



Рис. 17 – Настройки окна Signal Tap II

Выполним полную компиляцию. В отчете о компиляции видно, что устройство удовлетворяет временным параметрам.



Рис. 15 – Временные характеристики устройства

Для удобного отображения значения состояний в окне Signal Tap II создадим мнемоническую таблицу, которая будет выводить состояния словами при подаче соответствующего сигнала в Signal Probe:



Рис. 18 – Мнемоническая таблица состояний

Теперь запустим и выполним проверку корректности работы программы на плате. Изначально мы находимся в состоянии disarmed:



Рис. 19 – Окно Signal Tab II: запуск изначального состояния disarmed

Выполним запись ENA на 1, reset на 0, keypad на 0011, таким образом перейдя в состояние armed. Захвата не произошло. Однако, при перезаписи захвата сигнала можно будет увидеть, что в данный момент мы находимся в состоянии armed:



Рис. 20 – Окно Signal Tab II: disarmed → armed

Теперь поставим keypad на 1100, перейдя в состояние disarmed, получим следующий результат в Signal Tap II:



Рис. 21 – Окно Signal Tab II: armed → disarmed

Снова перейдём в состояние armed, подав на keypad 0011. Протестируем работу сигналов front\_door, resr\_door, window, проверяя, что система безопасности обрабатывает ситуацию, когда кто-то пытается забраться в окно или одну из дверей:



Рис. 22 – Окно Signal Tab II: armed → wait\_delay → alarm (front\_door)



Рис. 23 – Окно Signal Tab II: armed → wait delay → alarm (resr door)



Рис. 24 – Окно Signal Tab II: armed → wait\_delay → alarm (window)

Заметим, что произошел переход в состояние wait\_delay, после чего почти сразу мы переходим в состояние alarm т. к. clk = 100, что является очень маленьким значением.

\*При реализации блока для демонстрации на плате будет использован счётчикделитель, который будет реализовывать те самые 10 секунд, которые проходя перед тем, как система перейдёт из wait delay в alarm:

Подадим на keypad значение 1100, тем самым перейдя в исходное состояние disarmed:



Рис. 25 – Окно Signal Tab II: возврат в исходное состояние disarmed

Таким образом, были протестированы все возможные переходы, и работа системы безопасности полностью соответствует ожиданиям.

#### 2.5. Тестирование на плате

Перейдём к созданию программного модуля impl\_lab\_MS\_SV.sv с последующим его тестированием на плате. Переход по состояниям, а также сброс происходят при помощи SW. За всеми изменениями можно следить с помощью светодиодов, на которые выведены соответствующие выходы.

```
lab5 - impl_lab_MS_SV2.sv
`timescale 1ns / 1ns
module impl_lab_MS_SV2 (
                           -name IO_STANDARD \"3.3-V LVCMOS\"", chip_pin = "24" *)
 (* altera attribute =
input bit front_door_in,
 (* altera_attribute = "-name IO_STANDARD \"3.3-V LVCMOS\"", chip_pin = "25" *)
  (* altera_attribute = "-name IO_STANDARD \"3.3-V LVCMOS\"", chip_pin = "46" *)
 input bit window in,
 (* altera_attribute = "-name IO_STANDARD \"3.3-V LVCMOS\"", chip_pin = "23" *)
 input bit clk,
 (* altera_attribute = "-name IO_STANDARD \"3.3-V LVCMOS\"", chip_pin = "88" *)
 input bit reset_in,
 (* altera_attribute = "-name IO_STANDARD \"3.3-V LVCMOS\"", chip_pin = "49, 91, 90, 89" *)
 input bit [3:0] keypad_in,
 (* altera_attribute = "-name IO_STANDARD \"2.5-V\"", chip_pin = "72" *)
 output bit alarm_siren,
(* altera_attribute = "-name IO_STANDARD \"2.5-V\"", chip_pin = "71" *)
 (* altera_attribute =
 output bit is_armed,

(* altera_attribute = "-name IO_STANDARD \"2.5-V\"", chip_pin = "70" *)
  output bit is_wait_delay
 bit reset [1:0];
bit [3:0] keypad [1:0];
  always_ff @(posedge clk) begin
  sensors = '{sensors[0], {front_door_in, rear_door_in, window_in}};
keypad = '{keypad[0], keypad_in};
   reset = '{reset[0], reset_in};
 localparam divider = 2_500_000;
 always_ff @(posedge clk) begin
   if (i == divider) i <= 1'b0;
else i <= i + 1'b1;
  assign ENA = (i == divider);
  lab_MS_SV2 u_lab_MS_SV2 (
   .front door(sensors[1][2]),
   .rear_door (sensors[1][1]),
   .window (sensors[1][0]),
.reset (reset[1]),
    .keypad (keypad[1])
endmodule
```

Рис. 26 – Листинг файла impl lab MS SV.sv

Его структура в RTL Viewer выглядит следующим образом:



Рис. 27 – Структура модуля impl lab MS SV2 в RTL Viewer

На рис. 28 также представлено окно Connectivity Details, которое показывает, что все элементы правильно подключены друг к другу (проверка того, что при тестировании полученные состояния отображаются правильно).

Средствами Programmer QP разработанный модуль был загружен на плату. Были протестированы переходы по всем возможным состояниям конечного автомата (табл. 1). Как и ожидалось, все переходы осуществлялись корректно в соответствии с заданием.

#### 3. Вывод

В результате выполнения лабораторной работы успешно реализован конечный автомат системы безопасности lab MS SV2 (рис. 3) с использованием расширений SystemVerilog. Создан тестовый модуль tb lab MS SV2 (рис. 5), который успешно проверил корректность переходов и формирование задержки. Разработан модуль SP unit в Quartus для управления lab MS SV2 без кнопок на плате. Модуль верхнего уровня db lab MS SV2, включающий lab MS SV2 И SP unit, успешно настроен исследования и отладки с использованием логического анализатора. Реализованный модуль impl lab MS SV2 (рис. 12) включает счетчик-делитель, обеспечивающий нужную частоту, и успешно интегрирован на плате, что было проверено и продемонстрировано преподавателю. Теоретические результаты работы программного кода, описывающего конечный автомат, были получены средствами ModelSim и совпали с теми, которые были получены при подключении самой платы.

Отметим, что переход с Verilog на SystemVerilog был эффективным, предоставив более удобное написание кода за счёт использования более ёмких/кратких структур набора команд. Это улучшило структурирование кода и позволило эффективно работать над созданием конечного автомата.